193333钱多多论坛

74ls373引足图

更新时间: 2019-07-16

  74ls373 引脚图,内部布局,参数,使用电(74ls373 中文材料) 74ls373 功能简介: 74ls373 是常用的地址锁存器芯片,它本色是一个是带三态缓冲输出的 8D 触发 器,正在单片机系统中为了扩展外部存储器,凡是需要一块 74ls373 芯片.本文将 引见 74ls373 的工做道理,引脚图(管脚图),内布局图、 次要参数及正在单片机系统 中的典型使用电. 74ls373 工做道理简述: 74ls373 内部逻辑布局图 74LS373 的实值表(功能表),表中: L——低电平; H——高电平; X——不定态; Q0——成立稳态前 Q 的电平; G——输入端,取 8031ALE 连高电平:通顺无阻低电平:关门锁存。图中 OE——使能端,接地。 当 G=“1”时,74LS373 输出端 1Q—8Q 取输入端 1D—8D 不异; 当 G 为下降沿时,将输入数据锁存。 E 0 0 1 G 0 1 X 功 能 曲通 Qi = Di 连结(Qi 连结不变) 输出高阻 74ls373 引脚(管脚)陈列图: 74ls373 电气特征 74ls373 保举工做前提 74ls373 正在单片机系统中的使用电图: 当 74LS373 用做地址锁存器时,应使 OE 为低电平,此时锁存使能端 C 为高电平 时,输出 Q0~Q7 形态取输入端 D1~D7 形态不异;当 C 发生负的跳变时,输入端 D0~D7 数据锁入 Q0~Q7。 单片机的 ALE 信号能够间接取 74LS373 的 C 毗连。正在 51 MCS-51 单片机系统中,常采用 74LS373 做为地址锁存器利用,其毗连方式如上 图所示。此中输入端 1D~8D 接至单片机的 P0 口,输出端供给的是低 8 位地址,G 端接至单片机的地址锁存答应信号 ALE。输出答应端 OE 接地,暗示输出三态门 一曲打开。 1D~8D 为 8 个输入端。 1Q~8Q 为 8 个输出端。 G 是数据锁存节制端;当 G=1 时,锁存器输出端同输入端;当 G 由“1”变为 “0”时,数据输入锁存器中。 OE 为输出答应端;当 OE=“0”时,三态门打开;当 OE=“1”时,三态门关 闭,输出呈高阻形态。 (1).1 脚是输出使能(OE),是低电平无效,当 1 脚是高电日常平凡,不管输入 3、4、7、 8、13、14、17、18 若何,也不管 11 脚(锁存节制端,G)若何,输出 2(Q0)、5(Q1)、 6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)全数呈现高阻形态(或者叫浮 空形态); (2).当 1 脚是低电日常平凡,只需 11 脚(锁存节制端,G)上呈现一个下降沿,输出 2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)当即呈现输入 脚 3、4、7、8、13、14、17、18 的形态. 锁存端 LE 由高变低时, 输出端 8 位消息被锁存, 曲到 LE 端再次无效。 当 三态门使能信号 OE 为低电日常平凡, 三态门导通, 答应 Q0~Q7 输出, 为高电日常平凡, OE 输出悬空。